1 |
Asymmetric Double-Gate MOSFET의 Subthreshold 특성 분석
|
李惠?
|
1~5
|
0
|
2 |
포아송 방정식의 해를 이용한 NPN BJT의 베이스- 컬렉터간 역방향 항복전압 추출 알고리즘
|
李恩九
|
6~14
|
0
|
3 |
300V용 Mo-MPS 정류기의 제조 및 그 특성
|
崔馨護
|
15~21
|
0
|
4 |
결합변환 상관기의 위상특성을 이용한 광 암호화 시스템
|
朴世駿
|
22~29
|
0
|
5 |
패키지후 프로그램을 이용 스큐 수정이 가능한 광범위한 잠금 범위를 가지고 있는 이중 연산 DLL 회로
|
催聖壹
|
30~42
|
0
|
6 |
저 전압동작을 위한 내장형 EPROM 회로설계
|
崔相信
|
43~52
|
0
|
7 |
FPGA를 이용한 시퀀스 제어용 32비트 마이크로프로세서 설계
|
양오
|
53~63
|
0
|
8 |
저전압 DRAMs을 위한 2-단계 2-위상 VPP 전하 펌프 발생기
|
趙成翊
|
64~68
|
0
|
9 |
부분곱 압축단을 줄인 32×32 비트 곱셈기
|
洪相玟
|
67~80
|
0
|
10 |
새로운 DCME 알고리즘을 사용한 고속 Reed-Solomon 복호기
|
백재현
|
81~90
|
1
|